INICIO
  NOSOTROS
  INFORMACIÓN
  CLIENTES
  ÁREA DE INGENIERÍA
  Estudios y proyectos técnicos. Dirección y supervisión de obras
Eficiencia y servicios energéticos
  ÁREA DE INSTALACIONES
  Instalaciones eléctricas de planta exterior
Instalaciones eléctricas de planta interior
  ÁREA DE MANTENIMIENTO
  SITUACIÓN
  CONTACTAR
certificaciones
Noticias

09 | 08 | 2011

Diseñan un microchip que reduce el consumo de electricidad

Un equipo de investigación de la Universidad Pública de Navarra (UPNA) ha diseñado una nueva familia de sistemas microelectrónicos que reduce de forma "muy importante" el consumo de energía eléctrica.

Este dispositivo, denominado transistor MOS de puerta cuasiflotante, ha sido empleado ya con éxito por la multinacional japonesa Seiko Epson en los sistemas de recepción de sus teléfonos móviles y ha generado cuatro patentes internacionales.

Este trabajo ha sido seleccionado como portada en el número de junio de la prestigiosa revista internacional ETRI Journal, según ha informado hoy la UPNA, que señala que esta revista es la principal publicación del Instituto de Investigación en Electrónica y Telecomunicaciones de Corea del Sur, referente mundial en este ámbito tecnológico.

El equipo, liderado por el catedrático del Área de Teoría de la Señal y Comunicaciones, Antonio López Martín, está integrado además por Ramón González, catedrático y Vicerrector de Transferencia Tecnológica de la Universidad de Sevilla; Lucía Acosta, investigadora de la Universidad de Sevilla; Jaime Ramírez, catedrático y director del VLSI Lab de la New Mexico State University (EEUU), y el becario predoctoral de la UPNA José María Algueta.a

Enlace relacionado: http://www.noticias.com/disenan-un-microchip-que-reduce-el-consumo-de-electricidad.1176242

Volver
 
 
Valle de Fornela 4, Parcela 13. Pol. Ind. de León, Fase II | 24009 - LEÓN | Tel. 987 218480 | Fax. 987 211098 | elyte@elytesa.es